SEIs: Diseño hardware para sistemas empotrados en entornos inteligentes

TEC2011-24319                                                                              (01/01/2012 - 30/09/2015)

Inicio

RESULTADOS



 

Libros/Capítulos de libros

R. Arjona and I. Baturone
A Fingerprint Retrieval Technique Using Fuzzy Logic-Based Rules
Artificial Intelligence and Soft Computing, L. Rutkowski, M. Korytkowski, R. Scherer, R. Tadeusiewicz, L.A. Zadeh and J.M. Zurada (Eds.), Series: Lecture Notes in Computer Science, vol. 9119, pp 149-159, Springer, 2015.
[DOI]  ---  [DIGITAL.CSIC]

S. Sánchez-Solano, M. Brox
Hardware implementation of embedded fuzzy controllers on FPGAs and ASICs
Fuzzy Modelling and Control: Theory and Applications, F. Matía, N. Marichal, E. Jiménez (Eds.), Atlantis Series on Computational Intelligence Systems, Springer-Verlag, vol. 9, pp. 235-253, Aug. 2014.
[Springer]  ---  [DIGITAL.CSIC]

E. Calvo-Gallego, P. Brox, S. Sánchez-Solano
A Fuzzy System for Background Modeling in Video Sequences
Fuzzy Logic and Applications, F. Masulli, G. Pasi, R. Yager (Eds.),
Lecture Notes in Computer Science, Springer, vol. 8256, pp. 184-192, 2013.
[DOI]  ---  [DIGITAL.CSIC]


 

Revistas

L. Acasandrei and A. Barriga
Open Library of IP Module Interfaces for AMBA Bus
Lecture Notes in Engineering and Computer Science, vol. 2217, n. 1, pp 459-464, 2015.
(ISSN: 2078-0958)  ---  [DIGITAL.CSIC]

I. Baturone, M.A. Prada-Delgado and S. Eiroa
Improved Generation of Identifiers, Secret Keys, and Random Numbers From SRAMs
IEEE Transactions on Information Forensics and Security, vol. 10, n. 12, pp 2653-2668, 2015.
[DOI ---  [DIGITAL.CSIC]

M. C. Martínez-Rodríguez, P. Brox, I. Baturone
Digital VLSI implementation of piecewise-affine controllers based on lattice approach
IEEE Transactions on Control Systems Technology, vol. 23, n. 3, pp. 842-854. May 2015.
[DOI ---  [DIGITAL.CSIC]

A. Cabrera-Aldaya, A. J. Cabrera, S. Sánchez-Solano
AES T-Box tampering attack
Journal of Cryptographic Engineering (online 21/05/2015).
[DOI ---  [DIGITAL.CSIC]

P. Brox, M. C. Martínez-Rodríguez, E. Tena-Sánchez, I. Baturone, A. J. Acosta
Application specific integrated circuit solution for multi-input multi-output piecewise-affine functions
International Journal of Circuit Theory and Applications (online 19/01/2015)
[DOI]  ---  [DIGITAL.CSIC]

E. Calvo-Gallego, P. Brox, S. Sánchez-Solano
Low-cost dedicated hardware IP modules for background subtraction in embedded vision systems
Journal of Real-Time Image Processing, pp. 1–15, 2014.
[DOI]  ---  [DIGITAL.CSIC]

P. Brox, I. Baturone, S. Sánchez-Solano, J. Gutiérrez-Ríos
Edge-adaptive Spatial Video De-interlacing Algorithms Based on Fuzzy Logic
IEEE Transactions on Consumer Electronics, vol. 60, no. 3, pp. 375-383, Aug. 2014.
[DOI]  ---  [DIGITAL.CSIC]

I. Baturone, A. Gersnoviez, A. Barriga
Neuro-Fuzzy Techniques to Optimize an FPGA Embedded Controller for Robot Navigation
Applied Soft Computing, vol. 21, pp. 95–106, Aug. 2014.
[DOI]  ---  [DIGITAL.CSIC]

M. C. Martínez-Rodríguez, P. Brox, I. Baturone
Digital VLSI implementation of piecewise-affine controllers based on lattice approach
IEEE Transactions on Control Systems Technology", vol. PP, Aug. 2014.>
[DOI]  ---  [DIGITAL.CSIC]

R. Arjona, I. Baturone
A Hardware Solution for Real-Time Intelligent Fingerprint Acquisition
Journal of Real-Time Image Processing, vol. 9 no. 1, pp 95-109, Mar. 2014.
[DOI]  ---  [DIGITAL.CSIC]

P. Brox, I. Baturone, S. Sánchez-Solano
Fuzzy logic-based embedded system for video de-interlacing
Applied Soft Computing, vol. 14, Part C, pp. 338-346, Jan. 2014.
[DOI]  ---  [DIGITAL.CSIC]

P. Brox, J. Castro-Ramírez, M. C. Martínez-Rodríguez, E. Tena, C. J. Jiménez, I. Baturone
A programmable and configurable ASIC to generate piecewise-affine functions defined over general partitions
IEEE Transactions on Circuits and Systems, vol. 60, no. 12, pp, 3182 - 3194, Dec. 2013.
[DOI]  ---  [DIGITAL.CSIC]

L. Acasandrei and A. Barriga
AMBA bus hardware accelerator IP for Viola–Jones face detection
IET Computers & Digital Techniques, vol. 7, n. 5, pp. 200–209, Sep. 2013.
[DOI]  ---  [DIGITAL.CSIC]

M. Brox, S. Sánchez-Solano, E. del Toro, P. Brox, F. J. Moreno-Velo
CAD Tools for Hardware Implementation of Embedded Fuzzy Systems on FPGAs
IEEE Transactions on Industrial Informatics, vol. 9, no. 3, pp. 1635-1644, Aug. 2013.
[DOI]  ---  [DIGITAL.CSIC]

S. Sánchez-Solano, E. del Toro, M. Brox, P. Brox, I. Baturone
Model-Based Design Methodology for Rapid Development of Fuzzy Controllers on FPGAs
IEEE Transactions on Industrial Informatics, vol. 9, no. 3, pp. 1361-1370, Aug. 2013.
[DOI]  ---  [DIGITAL.CSIC]

A. García Moya, A. Barriga
Curso Práctico de Sistemas Empotrados Basado en Placas de Desarrollo XUPV2P
IEEE-RITA (Revista Iberoamericana de Tecnologías del Aprendizaje), vol. 7, n. 4, pp. 231-237, Nov. 2012.
(ISSN: 1932-8540)  ---  [DIGITAL.CSIC]

 


 

Congresos Internacionales

M. C. Martínez-Rodríguez, P. Brox, E. Tena, A. J. Acosta, I. Baturone
Programmable ASICs for Model Predictive Control
IEEE International Conference on Industrial Technology (ICIT-2015), Sevilla (España), Mar. 17-19, 2015.
[DIGITAL.CSIC]

E. Calvo-Gallego, P. Brox, S. Sánchez-Solano
Hardware implementation of a background subtraction algorithm in FPGA based platforms
IEEE International Conference on Industrial Technology (ICIT-2015), Sevilla (España), Mar. 17-19, 2015.
[DIGITAL.CSIC]

J. Cerezuela-Mora, E. Calvo-Gallego, S. Sánchez-Solano
Hardware/Software co-design of video processing applications on a reconfigurable platform
IEEE International Conference on Industrial Technology (ICIT-2015), Sevilla (España), Mar. 17-19, 2015.
[DIGITAL.CSIC]

M. C. Martínez-Rodríguez, R. Arjona, P. Brox, I. Baturone
Dedicated Hardware IP Module for Extracting Singular Points from Fingerprints
21st IEEE Int. Conf. on Electronics, Circuits and Systems (ICECS’2014). Marseille (France), Dec. 7-10, 2014.
[DIGITAL.CSIC]

L. Acasandrei, A. Barriga
Hardware-Software face Detection System based on Multi Block Local Binary Patterns
Int. Conf. on Image, Vision and Computing (ICIVC 2014), Paris (France), September 17-18, 2014.
[DOI]  ---  [DIGITAL.CSIC]

L. Acasandrei, A. Barriga
Embedded Face Detection Application based on Local Binary Patterns
IEEE Int. Conf. on Embedded Software and Systems (ICESS 2014), Paris (France), August 20-22, 2014.
[DOI]  ---  [DIGITAL.CSIC]

L. Acasandrei, A. Barriga, M. Quintero, A. Ruiz
Face Identification Implementation in a Standalone Embedded System
IEEE Int. Symp. on Industrial Electronics (ISIE 2014), Istanbul (Turkey), June 1-4, 2014.
[DOI]  ---  [DIGITAL.CSIC]

I. Baturone, M. A. Prada-Delgado, S. Eiroa, J. A. Prieto
An unclonable token for a secure document management system
Intel Workshop on Cyberphysical and Mobile Security: Intelligent Things, Vehicles and Factories, Darmstadt (Alemania), June 10-11, 2014. (Demo Session)
[DIGITAL.CSIC]

R. Arjona, R. Romero-Moreno, I. Baturone
Hardware Implementation of a Biometric Recognition Algorithm based on In-Air Signature
Conference on Design & Architectures for Signal & Image Processing (DASIP 2014), Madrid (España). Oct. 8-10 2014
[DIGITAL.CSIC]

M.A. Prada, S. Eiroa, I. Baturone
Robust Unclonable Identifiers and True Random Numbers from off-the-Shelf SRAMs
Conference on Design & Architectures for Signal & Image Processing (DASIP 2014), Madrid (España). Oct. 8-10 2014.
[DIGITAL.CSIC]

E. Calvo-Gallego, P. Brox, S. Sánchez-Solano
Hardware implementation of smart embedded vision systems
Int. Joint Conf. on Computer Vision, Imaging and Computer Graphic Theory and Applications (VISIGRAPP), Lisbon (Portugal), Jan. 2014.
[DIGITAL.CSIC] 

E. Calvo-Gallego, P. Brox, S. Sánchez-Solano
A Fuzzy System for Background Modeling in Video Sequences
IEEE Int. Workshop on Fuzzy Logic and Applications (WILF’2013), Genova (Italia), Nov. 2013
[DIGITAL.CSIC] 

L. Acasandrei and A. Barriga
Embedded face detection implementation
IEEE Int. Conf. of the Biometrics Special Interest Group (BIOSIG), Darmstadt (Germany), Sep. 2013.
[DIGITAL.CSIC]

L. Acasandrei and A. Barriga
Design Methodology for Face Detection Acceleration
39th Annual Conference of the IEEE Industrial Electronics Society (IECON), Vienna (Austria), Nov. 2013.
[DOI]  --- [DIGITAL.CSIC]

S. Eiroa, I. Baturone
FPGA Implementation and DPA Resistance Analysis of a Lightweight HMAC Construction Based on Photon Hash Family
23rd IEEE Int. Conf. on Field Programmable Logic and Applications (FPL), Porto (Portugal), Sep. 2013.
[DOI]  --- [DIGITAL.CSIC]

M. Martínez-Rodríguez, P. Brox, J. Castro, E. Tena, A. Acosta, I. Baturone
ASIC-in-the-Loop Methodology for Verification of Piecewise Affine Controllers
IEEE Int. Conf. on Electronics, Circuits, and Systems (ICECS’2012), Sevilla, pp. 388–391, Dec. 2012.
[DOI]  ---  [DIGITAL.CSIC]

S. Eiroa, J. Castro, M. Martínez-Rodríguez, E. Tena, P. Brox, I. Baturone
Reducing Bit Flipping Problems in SRAM Physical Unclonable Functions for Chip Identification
IEEE Int. Conf. on Electronics, Circuits, and Systems (ICECS’2012), Sevilla, pp. 392–395, Dec. 2012.
[DOI]  ---  [DIGITAL.CSIC]

R. Arjona, I. Baturone
Model-Based Design for Selecting Fingerprint Recognition Algorithms for Embedded Systems
IEEE Int. Conf. on Electronics, Circuits, and Systems (ICECS’2012), Sevilla, pp. 579–582, Dec. 2012.
[DOI]  ---  [DIGITAL.CSIC]

E. Calvo-Gallego, A. Cabrera Aldaya, P. Brox, S. Sánchez-Solano
Real-Time FPGA Connected Component Labeling System
IEEE Int. Conf. on Electronics, Circuits, and Systems (ICECS’2012), Sevilla, pp. 593–596, Dec. 2012.
[DOI]  ---  [DIGITAL.CSIC]

L. Acasandrei, A. Barriga
FPGA implementation of an embedded face detection system based on LEON3
Int. Conf. on Image Processing, Computer Vision, and Pattern Recognition (IPCV’2012), Las Vegas (USA), Jul. 2012.
[DIGITAL.CSIC]

F.J. Moreno-Velo, A. Barriga, S. Sánchez-Solano, I. Baturone
XFSML: An XML-based Modeling Language for Fuzzy Systems
IEEE Int. Conf. on Fuzzy Systems (FUZZ-IEEE’2012), Brisbane (Australia), pp. 1-8, Jun. 2012
[DOI]  ---  [DIGITAL.CSIC]

L. Acasandrei, A. Barriga
Implementación sobre FPGA de un sistema de detección de caras basado en LEON3
XVIII Int. Workshop IBERCHIP (IWS’2012), pp. 6-9, Playa del Carmen (México), Feb.  2012.
[DIGITAL.CSIC]

J.  Balosa, F. J. Crespo, A. Barriga
Sistema empotrado de reconocimiento de voz sobre FPGA
XVIII Int. Workshop IBERCHIP (IWS’2012), pp.12-13, Playa del Carmen (México), Feb.  2012.
[DIGITAL.CSIC]

E. Calvo, P. Brox, S. Sánchez-Solano
Un algoritmo en tiempo real para etiquetado de componentes conectados en imágenes
XVIII Int. Workshop IBERCHIP (IWS’2012), pp.30-35, Playa del Carmen (México), Feb.  2012.
[DIGITAL.CSIC]



 

Congresos Nacionales


L. Acasandrei, A. Barriga
Diseño de una librería de módulos IP de interfaces con el bus AMBA
Jornadas de Computación Reconfigurable y Aplicaciones (JCRA’2014), Valladolid, Sept. 2014.
[DIGITAL.CSIC]

J. Cerezuela-Mora, S. Sánchez-Solano
Codiseño hardware/software de aplicaciones de procesado de vídeo sobre una plataforma reconfigurable
Jornadas de Computación Reconfigurable y Aplicaciones (JCRA’2014), Valladolid, Sept. 2014.
[DIGITAL.CSIC]

L. Acasandrei, M. Quintero-Rodríguez, A. Ruiz-Ribes, A. Barriga
Sistema empotrado reconfigurable para aplicaciones de identificación de caras
Jornadas de Computación Reconfigurable y Aplicaciones (JCRA’2013). Madrid, Sep. 2013.
[DIGITAL.CSIC]

E. Calvo-Gallego, P. Brox, S. Sánchez-Solano
Implementación sobre FPGA de un algoritmo de etiquetado en tiempo real
Jornadas de Computación Reconfigurable y Aplicaciones 2012 (JCRA’2012), Elche, Sep. 2012.
[DIGITAL.CSIC]

Antonio García Moya, Angel Barriga
Prácticas de Laboratorio de Linux Empotrado sobre Placas de Desarrollo XUPV2P
X Congreso de Tecnologías Aplicadas a la Enseñanza de la Electrónica (TAEE’2012), Vigo, Jun. 2012.
[DIGITAL.CSIC]

S. Sánchez-Solano, M. Brox
Síntesis automática de sistemas difusos mediante Xfuzzy
XVI Congreso Español sobre Tecnologías y Lógica Fuzzy (ESTYLF), Valladolid, Feb. 2012.
[DIGITAL.CSIC]

R. Santano, F. J. Moreno-Velo
XFSML: Un Lenguaje de Modelado de Sistemas Difusos Basado en XML
XVI Congreso Español sobre Tecnologías y Lógica Fuzzy (ESTYLF), Valladolid, Feb. 2012.
[DIGITAL.CSIC]



 

Tesis Doctorales

Laurentiu Acasandrei
Design and Implementation of Embedded Face Detection System
Director: Ángel Barriga Barros 
Defensa: 23 de septiembre de 2014, Universidad de Sevilla.

Susana Eiroa Lorenzo
Secure and Lightweight Hardware Authentication Systems Based On Physical Unclonable Functions
Dirección: M. Iluminada Baturone Castillo
Defensa: 21 de marzo de 2014, Universidad de Sevilla.

M. Rosario Arjona López
Contribuciones a la implementación hardware de algoritmos de reconocimiento biométrico basados en huellas dactilares
Dirección: M. Iluminada Baturone Castillo
Defensa: 31 de enero de 2014, Universidad de Sevilla.

María Brox Jiménez
Síntesis automática de controladores difusos empotrados sobre FPGAs
Dirección: Santiago Sánchez Solano
Defensa: 22 de noviembre de 2013, Universidad de Sevilla.

Ernesto del Toro Hernández
Aceleración del Algoritmo de Detección de Rostros de Viola-Jones Mediante su Implementación Híbrida Flexible Sobre Hardware Reconfigurable
Dirección: Santiago Sánchez Solano y Alejandro Cabrera Sarmiento
Defensa: 29 de noviembre de 2012, ISPJAE, La Habana, Cuba.




Trabajos de Investigación

Miguel Ángel Prada
Generación de identificadores no clonables y números verdaderamente aleatorios a partir de celdas de memoria estáticas
Máster en Microelectrónica: Diseño y Aplicaciones de Sistemas Micro/Nanométricos,
Directora: Iluminada Baturone Castillo
Defensa: Enero 2015, Universidad de Sevilla

Ingrid Haya Clauss
Diseño e implementación de una plataforma multisensorial basada en Arduino
Trabajo fin de grado de la titulación: Grado en Física,
Directora: Piedad Brox Jiménez
Defensa: Septiembre 2015, Universidad de Sevilla

Carlos Cornejo González
Estudio de Sistemas de Reconocimiento por Huella Dactilar basados en Características de Nivel 1
Proyecto Fin de Carrera de Ingeniería Informática
Directora: Iluminada Baturone Castillo
Defensa: Julio 2015, Universidad de Sevilla.

Miguel Ángel Prada
Uso de funciones no clonables físicamente basadas en celdas de memoria estáticas para aplicaciones de seguridad
Proyecto Fin de Carrera de Ingeniería Informática
Directoras: Iluminada Baturone, Susana Eiroa
Defensa: 2013, Universidad de Sevilla.

Rocío Romero
Dispositivo Hardware para Reconocimiento por Firmas en el Aire
Proyecto Fin de Carrera de Ingeniería Informática
Directoras: Iluminada Baturone, Rosario Arjona
Defensa: julio 2013, Universidad de Sevilla.

Macarena C. Martínez
Circuitos digitales para generar funciones afines a tramos basadas en la representación Lattice
Máster en Microelectrónica: Diseño y Aplicaciones de Sistemas Micro/Nanométricos
Defensa: septiembre de 2012,Universidad de Sevilla.



Patentes

I. Baturone, S. Eiroa, M. A. Prada.
Método y Dispositivo para generar identificadores y números verdaderamente aleatorios
Extensión internacional con número PCT/ES2015/000038, el 19 de marzo de 2015.

R. Arjona, I. Baturone
Método de Identificación de Huellas Dactilares y Dispositivo que Hace Uso del Mismo.
Oficina Española de Patentes y Marcas (OEPM). Filing Number P201300721, Agosto 2013.
PDF

A. J. Acosta, I. Baturone, J. Castro, C. J. Jiménez, P. Brox, M. Martínez-Rodríguez
Método para generar funciones multivariables afines a tramos con computación on-line del árbol de búsqueda y dispositivo para implementación del método
Spanish Patent Application P201200608, 2012.
PDF

 

Instituto de Microelectrónica de Sevilla

Parque Científico y Tecnológico Cartuja, Calle Américo Vespucio s/n, 41092, Sevilla. Teléfono: 954466666, Fax: 954466600