Grupo de Diseño y Test de Circuítos Integrados de Señal Mixta

El grupo de Diseño y Test de Circuítos Integrados de Señal Mixta realiza actividades que se relacionan con el diseño y test de circuitos y sistemas de señal mixta y radio-frecuencia, abarcando varias áreas de aplicación. En concreto, la actividad reciente se ha centrado en las siguientes sub-líneas:

  • Desarrollo de técnicas y metodologías de diseño, fundamentalmente en tecnologías CMOS avanzadas, para circuitos analógicos, de señal mixta y de radiofrecuencia.
  • Desarrollo de métodos eficientes para la caracterización y el testado de circuitos integrados de señal mixta y de RF.
  • Diseño de circuitos y sistemas analógicos y de señal mixta para aplicaciones críticas aeroespaciales, con énfasis en aplicaciones aeroespaciales embarcadas en tecnología CMOS.
  • Desarrollo, análisis y diseño de circuitos usando dispositivos emergentes y modelos de lógica no-convencional.
  • Desarrollo de circuitos y sistemas de bio-instrumentación novedosos (Lab-on-Chip).

Objetivos del grupo

  • Desarrollar metodologías y técnicas de diseño para convertidores A/D y D/A, así como bloques IPs de altas prestaciones para aplicaciones de comunicaciones inalámbricas y para aplicaciones en el espacio.  
  • Desarrollar técnicas de calibración digital de convertidores A/D para incrementar sus prestaciones y robustez  frente a variaciones del entorno y de proceso.
  • Desarrollo de técnicas de optimización de front-end para RF considerando compromisos de potencia y ruido.
  • Desarrollar técnicas de test funcional de bajo coste.
  • Desarrollar técnicas de DfT (Design-fot-tests) y BIST (Built-in-self-test) para circuitos mixtos y de RF.
  • Desarrollar nuevas técnicas y circuitos para medida de señales biomédicas para mejorar la calidad de las señales biológicas adquiridas, útiles en experimentación biomédica y diagnóstico clínico.
  • Desarrollo de sistemas de bio-instrumentación para rebajar el coste de los ensayos biomédicos.
  • Desarrollo y evaluación de circuitos usando dispositivos steep-slope para aplicaciones con restricciones severas sobre la densidad de potencia y la eficiencia energética como puede ser IoT.